2,198 matches
-
confunda (surda cu sonora: s cu z; f cu v; t cu d; ș cu j; p cu b). Pentru cei cu logonevroze și tulburări de ritm se exercită ritmarea prin diverse procedee, exemple de inspir-expir eșalonate pe sintagme vorbite. Tactul pedagogic și psihoterapia logopedică constituie acum o mare virtute în a-l face pe copil să participe cu plăcere și interes la corectarea vorbirii sale. Mai ales în această etapă colaborarea cu părintele și învățătorul, cei doi factori educogeni se
Articole şi cuvântări by Veronica Bâlbâe () [Corola-publishinghouse/Science/330_a_1276]
-
Ei au o înflăcărare sinceră și adâncă manifestată puternic pe plan intern și greu exteriorizată. În general au o constanță a sentimentelor și reacționează furtunos la orice nedreptate, reacție ce se asociază cu accentuarea tulburării de vorbire în acel moment. Tactul pedagogic, căldura necesară îi face să primească cu calm o critică justă. Cu privire la modul de a-și folosi timpul, ei au o distribuție echilibrată a bugetului de timp, informându se mai complet pentru a reuși să redea oricând în scris
Articole şi cuvântări by Veronica Bâlbâe () [Corola-publishinghouse/Science/330_a_1276]
-
incita curiozitatea și atenția vizual auditivă. Constituind elemente de noutate și de diversitate, acestea întrețin tonusul afectiv și determină o atitudine activ participativă și utilă în exercițiile fono-articulatorii. Logopedul trebuie să probeze răbdare, dragoste de copil și de profesie, suficient tact pedagogic pentru a putea depăși multe greutăți de colaborare cu logopatul: negativismul, inhibiția, tendința spre joc și ilaritate, râsul spasmodic, tulburări comportamentale de tot felul. În funcție de gravitatea și complexitatea tulburării, și metodele și durata terapiei vor fi mai simple sau
Articole şi cuvântări by Veronica Bâlbâe () [Corola-publishinghouse/Science/330_a_1276]
-
scriere. Etapa de consolidare cere adesea reveniri în corectare, la etapele inițiale, mai ales, dacă se ține seama de principiul coarticulării în cuvinte, ceea ce schimbă adesea fonația și locul de articulare al fonemului. Toate greutățile se înving treptat și datorită tactului pedagogic al specialistului dar și psihoterapiei adecvate cazului, care treptat înlătură disconfortul, devine mai conștient de scopul acțiunii terapeutice. În activitatea de psihoterapie logopedică se acționează asupra întregii personalități a copilului, nu numai asupra vorbirii sale, care-l poate descuraja
Articole şi cuvântări by Veronica Bâlbâe () [Corola-publishinghouse/Science/330_a_1276]
-
serioasă, concisă, obiectivă, neutră, romanistul Alf Lombard conchidea înțelept: „Pare că nu ne putem apropia de scop mult mai mult decât au putut reformatorii din 1953 și 1965. Primii au generalizat folosirea literei î; cei din 1965 au introdus cu tact o rezervă de caracter tradiționalist. Eu personal, votez, în concluzie, pentru statu-quo.” (art. cit., p. 540). Cu argumentele de mai sus și întemeindu-ne pe autoritatea marilor lingviști români și străini, tipărim această Gramatică a limbii române respectând normele unei
Gramatica limbii române by Dumitru Irimia () [Corola-publishinghouse/Science/2319_a_3644]
-
ale procesorului și nu operează direct cu memoria. Există instrucțiuni separate care accesează memoria, respectiv load pentru citirea datelor din memorie în registrele interne și store pentru scrierea în memorie din registrele procesorului. Execuția instrucțiunilor într-un singur ciclu de tact - spre deosebire de numărul variabil de cicli de tact necesari executării instrucțiunilor unui procesor CISC. Harvard-von Neumann Accelerarea execuției programelor se obține și prin utilizarea de magistrale separate pentru date și instrucțiuni, arhitectură Harvard, care evită blocajele unei magistrale unice de acces
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
memoria. Există instrucțiuni separate care accesează memoria, respectiv load pentru citirea datelor din memorie în registrele interne și store pentru scrierea în memorie din registrele procesorului. Execuția instrucțiunilor într-un singur ciclu de tact - spre deosebire de numărul variabil de cicli de tact necesari executării instrucțiunilor unui procesor CISC. Harvard-von Neumann Accelerarea execuției programelor se obține și prin utilizarea de magistrale separate pentru date și instrucțiuni, arhitectură Harvard, care evită blocajele unei magistrale unice de acces la memorie, specifică arhitecturii von Neumann (fig
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
precum și folosirea de memorii cache separate pentru date și instrucțiuni. Figura 2.8 Microarhitectura procesorului Intel Pentium 4 640 Paralelismul la nivel de instrucțiune Cel mai simplu mod de creștere a performanțelor unui procesor este prin creșterea frecvenței semnalului de tact (creștere extensivă a performanțelor), dar, pentru fiecare structură fizică în parte, există o limită până la care se poate crește această frecvență. În consecință, dezvoltatorii de arhitecturi de sisteme de calcul încearcă să folosească paralelismul (capacitatea de a face două sau
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
această frecvență. În consecință, dezvoltatorii de arhitecturi de sisteme de calcul încearcă să folosească paralelismul (capacitatea de a face două sau mai multe lucruri în același timp) pentru creșterea performanțelor în condițiile în care se păstrează constantă frecvența semnalului de tact (creștere intensivă a performanțelor). Există două forme generale de paralelism - paralelism la nivel de instrucțiune (Instruction Level Parallelism ILP) și la nivel de procesor (Processor Level Parallelism PLP). În primul caz paralelismul instrucțiunile sunt pipeline Pipelining este o tehnică extrem de
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
furnizate la intrările ALU și căii de date. -Write - scrierea rezultatului operației efectuate de ALU în registre sau memorie. Acești pași sunt interdependenți și se execută serial în ordinea indicată. Fără mecanismul de pipelining ar fi necesare trei perioade de tact per instrucțiune, dar procesul poate fi modificat pentru a acomoda o structură pipeline conform figurii 2.9. Evoluția temporală a instrucțiunilor din pipeline este evidențiată în figura 2.10. La fiecare ciclu de tact se execută o instrucțiune, astfel că
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
ar fi necesare trei perioade de tact per instrucțiune, dar procesul poate fi modificat pentru a acomoda o structură pipeline conform figurii 2.9. Evoluția temporală a instrucțiunilor din pipeline este evidențiată în figura 2.10. La fiecare ciclu de tact se execută o instrucțiune, astfel că factorul maxim de accelerare față de procesul de execuție serială a instrucțiunilor este N pentru pipeline de instrucțiuni cu N nivele. La pornirea programului, în pipeline nu se află nimic, iar prima instrucțiune este complet
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
de execuție serială a instrucțiunilor este N pentru pipeline de instrucțiuni cu N nivele. La pornirea programului, în pipeline nu se află nimic, iar prima instrucțiune este complet executată după parcurgerea tuturor etapelor din pipeline, deci după N perioade de tact. Aceasta este latența procesului. Utilizarea salturilor condiționate în programe modifică secvența de instrucțiuni și este greu de prezis din primele faze de execuție a instrucțiunii de salt care vor fi instrucțiunile ce vor fi executate ulterior. Dacă secvența de instrucțiuni
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
Opteron Barcelona, descrisă în figura 2.11; etapele principale ale execuției instrucțiunilor corespund blocurilor indicate. Nucleul ARM Cortex A9 dispune de asemenea de o structură pipeline complexă pe 11 niveluri pentru execuția instrucțiunilor care asigură frecvențe ridicate ale semnalului de tact și performanțe superioare de procesare a datelor. Utilizarea mecanismului pipeline permite realizarea paralelismului la nivel de instrucțiune. Prin combinarea acestei tehnici cu alte îmbunătățiri arhitecturale se poate crește suplimentar paralelismul la nivel de instrucțiune și, deci, viteza procesorului. Două tehnici
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
de ansamblu a unui procesor superscalar cu trei conducte de instrucțiuni ce operează asupra a trei căi de date Figura 2.14 Procesor superscalar cu trei conducte de instrucțiuni Se permite astfel execuția a până la trei instrucțiuni pe ciclu de tact. Arhitectura superscalară asigură astfel rate de execuție a instrucțiunilor mai mari decât frecvența semnalului de tact. Toate procesoarele moderne de înaltă performanță au arhitectură superscalară. Deosebirea între arhitectura VLIW și cea superscalară rezidă în modul de planificare și lansare în
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
căi de date Figura 2.14 Procesor superscalar cu trei conducte de instrucțiuni Se permite astfel execuția a până la trei instrucțiuni pe ciclu de tact. Arhitectura superscalară asigură astfel rate de execuție a instrucțiunilor mai mari decât frecvența semnalului de tact. Toate procesoarele moderne de înaltă performanță au arhitectură superscalară. Deosebirea între arhitectura VLIW și cea superscalară rezidă în modul de planificare și lansare în execuție a instrucțiunilor. La procesoarele VLIW compilatorul este responsabil de aceste funcțiuni, la procesoarele superscalare chiar
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
programatorilor care lucrează cu moduri de consum redus s-a încetățenit termenul de „sleeping” - adormire pentru starea de consum redus a microcontrolerului, ca și cel de „trezire” wake up - pentru revenirea în modul activ. Modul activ: procesorul, toate generatoarele de tact și modulele periferice activate funcționează. Consumul este de ordinul 300μA. După reset, microcontrolerul MSP430 pornește în modul activ. Orice întrerupere comută automat dispozitivul în acest mod. Consumul poate fi redus prin reducerea tensiunii de alimentare (valoare minimă 1.8VĂ și
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
prin reducerea tensiunii de alimentare (valoare minimă 1.8VĂ și a frecvenței de lucru a oscilatorului DCO (uzual se limitează la circa 1MHză; cu aceste valori limită, consumul în modul activ ajunge chiar la 200μA. LPM0: procesorul și generatorul de tact MCLK sunt dezactivate, dar celelalte oscilatoare SMCLK și ACLK rămân active. Acest mod se utilizează când procesorul nu este necesar dar anumite periferice ce necesită semnal de tact rapid (SMCLK, DCO) trebuie să funcționeze. Consumul acestui mod e de circa
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
în modul activ ajunge chiar la 200μA. LPM0: procesorul și generatorul de tact MCLK sunt dezactivate, dar celelalte oscilatoare SMCLK și ACLK rămân active. Acest mod se utilizează când procesorul nu este necesar dar anumite periferice ce necesită semnal de tact rapid (SMCLK, DCO) trebuie să funcționeze. Consumul acestui mod e de circa 85μA. LPM3: procesorul și generatoarele de tact MCLK, SMCLK, și DCO sunt dezactivate, doar oscilatorul ACLK cu cristal de cuarț de 32768Hz și perifericele bazate pe acest semnal
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
SMCLK și ACLK rămân active. Acest mod se utilizează când procesorul nu este necesar dar anumite periferice ce necesită semnal de tact rapid (SMCLK, DCO) trebuie să funcționeze. Consumul acestui mod e de circa 85μA. LPM3: procesorul și generatoarele de tact MCLK, SMCLK, și DCO sunt dezactivate, doar oscilatorul ACLK cu cristal de cuarț de 32768Hz și perifericele bazate pe acest semnal de tact rămân active. Acesta este modul de consum redus standard recomandat de Texas Instruments pentru minimizarea consumului aplicației
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
SMCLK, DCO) trebuie să funcționeze. Consumul acestui mod e de circa 85μA. LPM3: procesorul și generatoarele de tact MCLK, SMCLK, și DCO sunt dezactivate, doar oscilatorul ACLK cu cristal de cuarț de 32768Hz și perifericele bazate pe acest semnal de tact rămân active. Acesta este modul de consum redus standard recomandat de Texas Instruments pentru minimizarea consumului aplicației, iar microcontrolerul este capabil să se trezească singur la intervale regulate. Consumul acestui mod este de circa 1μA dar poate fi redus la
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
capabil să se trezească singur la intervale regulate. Consumul acestui mod este de circa 1μA dar poate fi redus la 500nA dacă se utilizează oscilatorul RC integrat VLO (doar la microcontrolerele mai noi și doar dacă nu este necesar un tact precis). LPM4: procesorul și toate generatoarele de tact sunt dezactivate, microcontrolerul poate fi trezit din această stare doar de către un semnal extern, reset sau întrerupere nemascabilă. Modul acesta se mai numește „RAM retention” pentru că păstrează conținutul memoriei și al registrelor
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
Consumul acestui mod este de circa 1μA dar poate fi redus la 500nA dacă se utilizează oscilatorul RC integrat VLO (doar la microcontrolerele mai noi și doar dacă nu este necesar un tact precis). LPM4: procesorul și toate generatoarele de tact sunt dezactivate, microcontrolerul poate fi trezit din această stare doar de către un semnal extern, reset sau întrerupere nemascabilă. Modul acesta se mai numește „RAM retention” pentru că păstrează conținutul memoriei și al registrelor de lucru. Consumul este minim în acest caz
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
numește „RAM retention” pentru că păstrează conținutul memoriei și al registrelor de lucru. Consumul este minim în acest caz, circa 100nA. Pentru a beneficia de modurile de consum redus, lucrul cu întreruperi este obligatoriu. Perifericele care funcționează cu un semnal de tact dezactivat de modul de consum redus sunt automat dezactivate și nu pot genera întreruperi. Creșterea gradului de miniaturizare Pe lângă reducerea consumului de energie, o tendință importantă a sistemelor embedded, în special a dispozitivelor mobile, este reducerea dimensiunilor. O soluție este
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
unui sistem ARM920TDMI tipic sunt: Proces tehnologic de fabricație de 0.25 microni, 4 straturi metalice; Transistoare echivalente 2,500,000; Viteză de calcul 220 MIPS; Arie siliciu 23-25 mm2; Putere disipată 560 mW; Alimentare Vdd 2.5V; Frecvență de tact 0-200 MHz; Eficiență energetică 390 MIPS/W; Standardul AMBA definește modul de conectare al procesorului cu celelalte module integrate în cip și precizează posibilitatea utilizării a trei tipuri de magistrale, în funcție de nivelul de performanță cerut conexiunii: Advanced High-performance Bus (AHBĂ
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]
-
relativ depășită, mai ales la circuitul 8051 standard. Din caracteristicile circuitului 8051 pot fi menționate: 256 bytes memorie RAM pentru date maxim 32Kbytes ROM pentru program posibilitatea accesării memoriei externe (maxim 64KĂ 2 module timer temporizator/numărător 12 cicli de tact per instrucțiune 4 porturi pe 8 biți interfață serială full-duplex compatibilitate la nivel de instrucțiuni cu microprocesorul Intel 8085 în funcție de producător pot exista versiuni cu memorie flash Figura 2.44 Structura internă a microcontrolerului Intel 8051 Microcontrolerele 8051 permit extinderea
CONSTRUCŢIA ŞI TEHNOLOGIA SISTEMELOR EMBEDDED by Andrei DRUMEA () [Corola-publishinghouse/Science/674_a_1090]