16,800 matches
-
Prin urmare, memoria ECC este cu siguranță necesară pentru aplicații în misiuni critice. În cele din urmă, dacă aveți nevoie de memorie ECC, va trebui să cumpere o placă de bază care suporta module de memorie ECC, în plus față de modulele de memorie ECC și modulele ei înșiși. Fără sprijin pe placă de bază (sau de sprijin pe controller de memorie, pentru a fi mai exact), modulul de memorie ECC este efectiv la fel ca memorie non-ECC.
Memoria ECC () [Corola-website/Science/321132_a_322461]
-
cu siguranță necesară pentru aplicații în misiuni critice. În cele din urmă, dacă aveți nevoie de memorie ECC, va trebui să cumpere o placă de bază care suporta module de memorie ECC, în plus față de modulele de memorie ECC și modulele ei înșiși. Fără sprijin pe placă de bază (sau de sprijin pe controller de memorie, pentru a fi mai exact), modulul de memorie ECC este efectiv la fel ca memorie non-ECC.
Memoria ECC () [Corola-website/Science/321132_a_322461]
-
cumpere o placă de bază care suporta module de memorie ECC, în plus față de modulele de memorie ECC și modulele ei înșiși. Fără sprijin pe placă de bază (sau de sprijin pe controller de memorie, pentru a fi mai exact), modulul de memorie ECC este efectiv la fel ca memorie non-ECC.
Memoria ECC () [Corola-website/Science/321132_a_322461]
-
300 membri, incluzând unele dintre cele mai mari companii din domeniul calculatoarelor. Standardul JEDEC 100B.01 specifică termeni, unități și alte definții comune în folosința industriei semiconductorilor. JESC21-C specifică memoriile semiconductorilor de la RAM-ul static de 256 de biți până la modulele DDR3 SDRAM. În august 2011, JEDEC a anunțat că standardul DDR4 este așteptat să fie publicat la mijlocul anului 2012. JEDEC a luat ființă în anul 1958 ca activitate comună între EIA și National Electrical Manufacturers Association (NEMA) pentru a dezvolta
Standarde JEDEC () [Corola-website/Science/321153_a_322482]
-
dispozitive de stocare similare, promulgate de către JEDEC Solid State Technology Association. Standardul JEDEC 100B.01 specifica termeni comuni, elemente și alte definiții în uz din industria semiconductorilor. JESC21-C se adresează memoriilor cu semiconductori de la 256 static RAM pana la ultimele module DDR3 SDRAM. JEDEC motivează eforturile standardizării după cum urmează: Standardul JEDEC 100B.01 este intitulat "„Termeni, definiții și simbolul literelor pentru microcalculatoare, microprocesoare și circuite de memorie integrate”". Scopul acestui standard este acela de "a promova utilizarea unanimă a simbolurilor, abrevierilor
Standarde JEDEC () [Corola-website/Science/321153_a_322482]
-
erorile simple (modificarea unui singur bit din cuvânt), dar nu și erorile multiple, și nici nu pot corecta erorile detectate. Paritatea este o formă simplă de detecție a erorilor care adaugă câte un bit la fiecare cuvânt (8 biți) din modulul de memorie. Acest bit suplimentar reține dacă în cei 8 biți ai fiecărui cuvânt există un număr par sau impar de cifre 1 și este memorat sau transmis împreună cu cuvântul. La utilizarea (citirea sau recepția) cuvântului paritatea se recalculează și
Cod corector de erori () [Corola-website/Science/321159_a_322488]
-
află la adresa 01, iar cel mai de jos cuvânt se află la adresa 11. În figura următoare este arătată reprezentarea abstractă a unei memorii de 4 cuvinte a câte 4 biți. Reprezentarea unei memorii de 4 cuvinte a câte 4 biți Modulul de memorie este funcțional, dar este dificil de utilizat din cauza celor patru linii de date și a complementelor acestora (sunt prea multe). Utilizatorul ar trebui să poată să scrie și să citească informație fără a mai considera și liniile negate
SRAM () [Corola-website/Science/321158_a_322487]
-
Multe aplicații folosesc formate speciale de date care pot fi accesate în paralel. Acest fenomen stă la baza conceptului de memorie paralelă, unde idea principală este de a mări lățimea de bandă a memoriei prin folosirea mai multor module de memorie ce funcționează în paralel pentru a furniza procesorului doar date folositoare. Arhitecturile de tip memorie paralelă sunt folosite în special în cazul procesoarelor de tip SIMD ("Single instruction, multiple data"). Figura alăturată înfățișează diferențele arhitecturale dintre memoria paralelă
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
doar date folositoare. Arhitecturile de tip memorie paralelă sunt folosite în special în cazul procesoarelor de tip SIMD ("Single instruction, multiple data"). Figura alăturată înfățișează diferențele arhitecturale dintre memoria paralelă și memoria intercalată (interleaved). Ambele configurații de memorie folosesc N module de memorie: S,S...S care lucrează în paralel. Totodată, M elemente de procesare PE, PE...PE sunt utilizate cu memorii paralele(M≤N). Memoriile intercalate folosesc module de memorii multiplexate în timp care primesc cereri de acces serial unul
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
memoria paralelă și memoria intercalată (interleaved). Ambele configurații de memorie folosesc N module de memorie: S,S...S care lucrează în paralel. Totodată, M elemente de procesare PE, PE...PE sunt utilizate cu memorii paralele(M≤N). Memoriile intercalate folosesc module de memorii multiplexate în timp care primesc cereri de acces serial unul câte unul. Ciclul de acces al memoriei durează câteva cicluri de procesor. De obicei există buffere la intrări/ieșiri pentru a stoca cererile ce nu pot fi servite
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
durează câteva cicluri de procesor. De obicei există buffere la intrări/ieșiri pentru a stoca cererile ce nu pot fi servite imediat. În mod tradițional computerele vectorizate folosesc memoriile intercalate. Memoriile paralele au magistrale de adrese și date mari iar modulele de memorie primesc cereri de acces în paralel. Spre deosebire de memoriile intercalate, cele paralele sunt definite ca fiind multiplexate în spațiu. Un exemplu ce folosește o astfel de arhitectură este reprezentat de procesoarele SIMD(Single instruction, multiple data). În unele supercomputere
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
paralel. Spre deosebire de memoriile intercalate, cele paralele sunt definite ca fiind multiplexate în spațiu. Un exemplu ce folosește o astfel de arhitectură este reprezentat de procesoarele SIMD(Single instruction, multiple data). În unele supercomputere multi-vector, un sistem de memorie cu numeroase module de memorie poate fi multiplexat atât în timp cât și în spațiu. Noțiunea de sistem compatibil se referă la faptul că există un număr minim de module de memorie ce pot furniza date către toate elementele de procesare în fiecare
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
instruction, multiple data). În unele supercomputere multi-vector, un sistem de memorie cu numeroase module de memorie poate fi multiplexat atât în timp cât și în spațiu. Noțiunea de sistem compatibil se referă la faptul că există un număr minim de module de memorie ce pot furniza date către toate elementele de procesare în fiecare ciclu procesor. Pentru memoria intercalată înseamnă că numărul de module de memorie este egal cu raportul dintre ciclul de memorie și ciclul procesor. În cazul memoriei paralele
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
și în spațiu. Noțiunea de sistem compatibil se referă la faptul că există un număr minim de module de memorie ce pot furniza date către toate elementele de procesare în fiecare ciclu procesor. Pentru memoria intercalată înseamnă că numărul de module de memorie este egal cu raportul dintre ciclul de memorie și ciclul procesor. În cazul memoriei paralele compatibile, numărul de module este egal cu numărul de elemente de procesare(N=M). Conflictul de memorie se petrece atunci când mai multe locații
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
pot furniza date către toate elementele de procesare în fiecare ciclu procesor. Pentru memoria intercalată înseamnă că numărul de module de memorie este egal cu raportul dintre ciclul de memorie și ciclul procesor. În cazul memoriei paralele compatibile, numărul de module este egal cu numărul de elemente de procesare(N=M). Conflictul de memorie se petrece atunci când mai multe locații de date sunt accesate simultan în cadrul aceluiași modul de memorie. Memoriile multiport facilitează câteva accese simultane dar sunt soluții forte scumpe
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
ciclul de memorie și ciclul procesor. În cazul memoriei paralele compatibile, numărul de module este egal cu numărul de elemente de procesare(N=M). Conflictul de memorie se petrece atunci când mai multe locații de date sunt accesate simultan în cadrul aceluiași modul de memorie. Memoriile multiport facilitează câteva accese simultane dar sunt soluții forte scumpe în special atunci când numărul de porturi este mare. Conflictul de memorie la memoriile intercalate poate avea ca efect scăderea lățimii de bandă, în special la sistemele compatibile
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
simultan în fiecare ciclu procesor. Drept urmare, de obicei, conflictele de memorie nu sunt permise în cadrul sistemelor cu memorii paralele. Imaginea alăturată înfățișează o diagrama bloc a arhitecturii de timp memorie paralelă. Blocurile funcționale sunt: Unitatea de Calculare a Adresei,N module de memorie S,S...S, Unitatea de Permutare a Datelor. În funcție de formatul de acces F și de locație primului element(punctul de scanare) r, Unitatea de Calculare a Adresei calculează adresa și predă legătura către modulul de memorie adecvat. Unitatea
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
Calculare a Adresei,N module de memorie S,S...S, Unitatea de Permutare a Datelor. În funcție de formatul de acces F și de locație primului element(punctul de scanare) r, Unitatea de Calculare a Adresei calculează adresa și predă legătura către modulul de memorie adecvat. Unitatea de Permutare a Datelor organizează datele în ordinea corectă, specifică formatului de acces și a punctului de scanare. Spațiul de adrese în cadrul arhitecturilor cu memorie paralelă nu poate fi asignat în mod arbitrar din moment ce datele trebuie
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
nu poate fi asignat în mod arbitrar din moment ce datele trebuie să fie stocate în memorie folosind tipare predefinite numite și formate de acces sau modele (template). Elementele ce constituie datele pentru un anumit format de acces pot fi citite din modulele de memorie în paralel când este realizat un acces lipsit de conflicte. Fiecare aplicație poate folosi diferite formate de acces. O imagine poate fi reprezentată ca un vector bidimensional. Imaginile pot fi stocate, vizualizate, rotite, scalate și comprimate. Procesarea de
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
operații sunt : rânduri, coloane, dreptunghiuri prăbușite, dreptunghiuri. Scanarea zigzag ca și alte scanări adiționale alternativ-orizontale și alternativ-verticale din cadrul formatului MPEG-4 pot folosi modele (template) atipice. Aceste formate sunt similare formatului de acces Zigzag. Un sistem de memorie paralela cu 8 module de memorie în comparație cu un sistem convențional de memorie scalează o imagine folosind un algoritm simplu de interpolare de 6.5-8 ori mai repede. În cazul codării MPEG-4 folosind funcții ce includ interpolare, OBMC(overlapped block motion compensation) și IDTC(transformata
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
datele pot fi memorate fără temporizările de setare și menținere monitorizate de procesor. Avantaje similare se obțin și pentru operațiile de ieșire”. Tipul de memorie care se numește SDRAM este cel elaborat conform standardului JEDEC (Joint Electron Device Engineering Council). Modulele memoriei SDRAM au o arhitectură cu 2 sau 4 bancuri pe modul, ceea ce face posibil ca un banc să fie preîncărcat, în timp ce altele sunt citite sau scrise. Acest lucru permite ca diferite linii din fiecare banc să fie accesate simultan
Memorie DRAM () [Corola-website/Science/321163_a_322492]
-
procesor. Avantaje similare se obțin și pentru operațiile de ieșire”. Tipul de memorie care se numește SDRAM este cel elaborat conform standardului JEDEC (Joint Electron Device Engineering Council). Modulele memoriei SDRAM au o arhitectură cu 2 sau 4 bancuri pe modul, ceea ce face posibil ca un banc să fie preîncărcat, în timp ce altele sunt citite sau scrise. Acest lucru permite ca diferite linii din fiecare banc să fie accesate simultan. Cele mai utilizate module SDRAM au 4 linii de ceas, ceea ce duce
Memorie DRAM () [Corola-website/Science/321163_a_322492]
-
o arhitectură cu 2 sau 4 bancuri pe modul, ceea ce face posibil ca un banc să fie preîncărcat, în timp ce altele sunt citite sau scrise. Acest lucru permite ca diferite linii din fiecare banc să fie accesate simultan. Cele mai utilizate module SDRAM au 4 linii de ceas, ceea ce duce la obținerea unor timpi mai reduși de creștere și descreștere a tensiunilor. Memoriile SDRAM conțin un circuit de memorie EEPROM care se întâlnește sub denumirea SPD (Serial Presence Detect). Acesta conține informații
Memorie DRAM () [Corola-website/Science/321163_a_322492]
-
ceas, ceea ce duce la obținerea unor timpi mai reduși de creștere și descreștere a tensiunilor. Memoriile SDRAM conțin un circuit de memorie EEPROM care se întâlnește sub denumirea SPD (Serial Presence Detect). Acesta conține informații despre viteza și design-ul modulului. Un avantaj al utilizării circuitului EEPROM este acela că modulul SDRAM poate funcționa mai fiabil pe un număr mai mare de plăci de bază. O altă caracteristică este aceea că „memoria SDRAM poate funcționa în mod exploziv pentru 1 bit
Memorie DRAM () [Corola-website/Science/321163_a_322492]
-
creștere și descreștere a tensiunilor. Memoriile SDRAM conțin un circuit de memorie EEPROM care se întâlnește sub denumirea SPD (Serial Presence Detect). Acesta conține informații despre viteza și design-ul modulului. Un avantaj al utilizării circuitului EEPROM este acela că modulul SDRAM poate funcționa mai fiabil pe un număr mai mare de plăci de bază. O altă caracteristică este aceea că „memoria SDRAM poate funcționa în mod exploziv pentru 1 bit, 2 biți, 4 biți, 8 biți, sau o pagină completă
Memorie DRAM () [Corola-website/Science/321163_a_322492]