166,702 matches
-
a datelor read-only. Ea servește pentru a anula datele citite din memoria read-only, cu excepția cazului în care o adresă de memorie folosită pentru a specifica datele de ieșire întâlnește o adresă prestabilită. Astfel, circuitul de securitate poate dezactiva toate semnalele adresă sau unul dintre semnalele adresă atunci când o adresă prestabilită este accesată într-o operațiune nepermisă de copiere a datelor. Sistemul de securitate este utilizat pentru locații de memorie programabilă read-only la o scară foarte largă (VLSI). Într-o primă fază
Memorie ROM () [Corola-website/Science/321157_a_322486]
-
datele citite din memoria read-only, cu excepția cazului în care o adresă de memorie folosită pentru a specifica datele de ieșire întâlnește o adresă prestabilită. Astfel, circuitul de securitate poate dezactiva toate semnalele adresă sau unul dintre semnalele adresă atunci când o adresă prestabilită este accesată într-o operațiune nepermisă de copiere a datelor. Sistemul de securitate este utilizat pentru locații de memorie programabilă read-only la o scară foarte largă (VLSI). Într-o primă fază este stocat primul bit. Primul bit de securitate
Memorie ROM () [Corola-website/Science/321157_a_322486]
-
ROM sau arzător de memorii ROM. Fiecare bit 1 binar poate fi considerat ca o siguranță fuzibilă intactă. Cele mai multe cipuri funcționează la 5 V, dar atunci când programăm un PROM, aplicăm o tensiune mai mare (de obicei 12 V) pe diferite adrese din cadrul cipului. Această tensiune mai ridicată topește (arde) fuzibilele din locațiile pe care le alegem, transformând orice 1 într-un 0. Deși putem transforma un 1 într-un 0, procesul este ireversibil (deci nu putem reface un 1 dintr-un
Memorie ROM () [Corola-website/Science/321157_a_322486]
-
octeți folosiți pentru protecția memoriei program împotriva pirateriei software. În cadrul EPROM exista un vector de criptare de 32 de octeți, toți inițial neprogramați (ocupați cu 1). De fiecare dată când un octet este adresat în timpul unei verificări, sunt folosite 5 adrese pentru a selecta un octet din vectorul de criptare. Acest byte devine exclusive-NORed (XNOR) creându-se astfel un Encrypted Verify byte. Algoritmul, cu vectorul in forma neprogramată, va returna codul în forma sa originală, nemodificată. Se recomandă ca de fiecare
Blocarea memoriei program () [Corola-website/Science/321162_a_322491]
-
existenței a doua terminale de control este mai subtilă: într-un sistem cu microprocesor, controlul cu două terminale evita conflictele pe magistrală dacă se utilizează mai multe asemenea memorii și un decodoficator pentru selecția lor. Microprocesorul va emite semnalele de adresa, din care o parte (cele mai semnificative) sunt folosite de DCD și semnalul nRD, care va fi conectat la intrările nOE ale tuturor memoriilor. Fabricantul specifică în foaia de catalog punctele de test pentru 0 și 1 logic. Datorită numărului
Circuite de memorie EPROM () [Corola-website/Science/321160_a_322489]
-
tot pe un octet). Aceste informatii sunt citite automat de echipamentul de programare care va selecta algoritmul de programare potrivit circuitului utilizat fără intervenția operatorului uman, eliminându-se astfel o posibilitate de eroare. Pentru a activa modul de identificare inteligență, adresa A9 trebuie adusă la o tensiune de 12 V, toate celelalte linii de adresa se mențin la 0 logic; pentru A0 = 0 logic la liniile de date se va putea citi codul producătorului, (de exemplu pentru SGS-THOMSON se va citi
Circuite de memorie EPROM () [Corola-website/Science/321160_a_322489]
-
va selecta algoritmul de programare potrivit circuitului utilizat fără intervenția operatorului uman, eliminându-se astfel o posibilitate de eroare. Pentru a activa modul de identificare inteligență, adresa A9 trebuie adusă la o tensiune de 12 V, toate celelalte linii de adresa se mențin la 0 logic; pentru A0 = 0 logic la liniile de date se va putea citi codul producătorului, (de exemplu pentru SGS-THOMSON se va citi 20H), iar pentru A0 = 1 se va putea citi codul circuitului, în acest caz
Circuite de memorie EPROM () [Corola-website/Science/321160_a_322489]
-
bit, un byte sau un cuvânt. Dimensiunile uzuale pentru lungimea cuvintelor sunt: 8, 16, 32 și 64. Un sistem digital dispune de o memorie care poate stoca un număr mare de cuvinte. Fiecare cuvânt poate fi adresat utilizând liniile de adrese ale memoriei. În plus, pe lângă liniile de date și liniile de adrese, o memorie mai dispune și de linii de validare a citirii sau scrierii cuvântului selectat. Acest tip de memorie este usor de utilizat. O locație, sau o adresă
SRAM () [Corola-website/Science/321158_a_322487]
-
8, 16, 32 și 64. Un sistem digital dispune de o memorie care poate stoca un număr mare de cuvinte. Fiecare cuvânt poate fi adresat utilizând liniile de adrese ale memoriei. În plus, pe lângă liniile de date și liniile de adrese, o memorie mai dispune și de linii de validare a citirii sau scrierii cuvântului selectat. Acest tip de memorie este usor de utilizat. O locație, sau o adresă, se selectează prin plasarea pe liniile de adrese a combinației binare ce
SRAM () [Corola-website/Science/321158_a_322487]
-
adrese ale memoriei. În plus, pe lângă liniile de date și liniile de adrese, o memorie mai dispune și de linii de validare a citirii sau scrierii cuvântului selectat. Acest tip de memorie este usor de utilizat. O locație, sau o adresă, se selectează prin plasarea pe liniile de adrese a combinației binare ce reprezintă adresa locației. Dacă urmează să aiba loc o operație de citire, este activat semnalul de citire, iar datele stocate în locație pot fi preluate de pe liniile de
SRAM () [Corola-website/Science/321158_a_322487]
-
date și liniile de adrese, o memorie mai dispune și de linii de validare a citirii sau scrierii cuvântului selectat. Acest tip de memorie este usor de utilizat. O locație, sau o adresă, se selectează prin plasarea pe liniile de adrese a combinației binare ce reprezintă adresa locației. Dacă urmează să aiba loc o operație de citire, este activat semnalul de citire, iar datele stocate în locație pot fi preluate de pe liniile de date. Dacă urmează să aiba loc o operație
SRAM () [Corola-website/Science/321158_a_322487]
-
memorie mai dispune și de linii de validare a citirii sau scrierii cuvântului selectat. Acest tip de memorie este usor de utilizat. O locație, sau o adresă, se selectează prin plasarea pe liniile de adrese a combinației binare ce reprezintă adresa locației. Dacă urmează să aiba loc o operație de citire, este activat semnalul de citire, iar datele stocate în locație pot fi preluate de pe liniile de date. Dacă urmează să aiba loc o operație de scriere, datele ce urmează să
SRAM () [Corola-website/Science/321158_a_322487]
-
de citire, iar datele stocate în locație pot fi preluate de pe liniile de date. Dacă urmează să aiba loc o operație de scriere, datele ce urmează să fie scrise vor trebui plasate pe liniile de date, apoi combinația binară a adresei locației de memorie pe liniile de adrese și se activează semnalul de scriere. Descrierea unei memorii din punctul de vedere al unui utilizator reprezintă o viziune abstractă. Implementarea memoriilor se bazează pe două tehnologii, memorii RAM statice și memorii RAM
SRAM () [Corola-website/Science/321158_a_322487]
-
pot fi preluate de pe liniile de date. Dacă urmează să aiba loc o operație de scriere, datele ce urmează să fie scrise vor trebui plasate pe liniile de date, apoi combinația binară a adresei locației de memorie pe liniile de adrese și se activează semnalul de scriere. Descrierea unei memorii din punctul de vedere al unui utilizator reprezintă o viziune abstractă. Implementarea memoriilor se bazează pe două tehnologii, memorii RAM statice și memorii RAM dinamice: Este important de reținut că orice
SRAM () [Corola-website/Science/321158_a_322487]
-
pe partea stângă a ariei de celule, un decodor 2:4. Memorie pentru mai multe cuvinte de 4 biți În urma acestei modificări, primul cuvânt este selectat când la intrarea decodorului se aplică 00; valoarea aplicată la intrarea decodorului este numită adresă de memorie. Următorul cuvânt se află la adresa 01, iar cel mai de jos cuvânt se află la adresa 11. În figura următoare este arătată reprezentarea abstractă a unei memorii de 4 cuvinte a câte 4 biți. Reprezentarea unei memorii de 4
SRAM () [Corola-website/Science/321158_a_322487]
-
imaginea ce urmează a fi afișată, respectiv imprimată. Pasionații preferă de obicei să folosească memorii SRAM pentru ușurința interfațării cu aceasta. Este mult mai ușor de lucrat cu SRAM-ul deoarece nu sunt necesare ciclurile de refresh și magistralele de adrese și de date sunt accesibile direct, nu multiplexat. Pe lângă conexiunile pentru magistrale și pentru alimentare, memoriile SRAM mai au de obicei trei conexiuni: "Chip Enable" (CE), "Write Enable" (WE) și "Output Enable" (OE). În varianta SRAM sincron, mai există și
SRAM () [Corola-website/Science/321158_a_322487]
-
ele, dar care necesită multă muncă, și consumă, de obicei, alte resurse valoroase, în principal pini de I / O care fac cipul mai util. Dar există o soluție! Există mai multe forme de memorie care nu necesită magistrală standard de adrese și conectarea la magistrală de date. Aceste memorii se numesc memorii seriale, și ele sunt soluția care va permite să stocați cantități mari de informații fără a renunța la prețioasele linii I / O. Există mai multe tipuri diferite de EEPROM
EEPROM Serial () [Corola-website/Science/321154_a_322483]
-
de obicei propriul set de instrucțiuni OP-Code pentru a înfățișa sub formă de plan diferite funcții. Unele dintre operațiile uzuale pe dispozitivele SPI EEPROM sunt: Fiecare cod de instrucțiune are propriile argumente. Read/Write, de exemplu, sunt urmate de o adresă. Scrierea registrului de stare necesită un argument de 8 biți, si asa mai departe. Un set complet de instrucțiuni și formatele lor sunt disponibile în fișa de date corespunzătoare. Alte operații, suportate de unele dispozitive EEPROM sunt: O parte importantă
EEPROM Serial () [Corola-website/Science/321154_a_322483]
-
Ciclul de acces al memoriei durează câteva cicluri de procesor. De obicei există buffere la intrări/ieșiri pentru a stoca cererile ce nu pot fi servite imediat. În mod tradițional computerele vectorizate folosesc memoriile intercalate. Memoriile paralele au magistrale de adrese și date mari iar modulele de memorie primesc cereri de acces în paralel. Spre deosebire de memoriile intercalate, cele paralele sunt definite ca fiind multiplexate în spațiu. Un exemplu ce folosește o astfel de arhitectură este reprezentat de procesoarele SIMD(Single instruction
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
fi accesate simultan în fiecare ciclu procesor. Drept urmare, de obicei, conflictele de memorie nu sunt permise în cadrul sistemelor cu memorii paralele. Imaginea alăturată înfățișează o diagrama bloc a arhitecturii de timp memorie paralelă. Blocurile funcționale sunt: Unitatea de Calculare a Adresei,N module de memorie S,S...S, Unitatea de Permutare a Datelor. În funcție de formatul de acces F și de locație primului element(punctul de scanare) r, Unitatea de Calculare a Adresei calculează adresa și predă legătura către modulul de memorie
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
memorie paralelă. Blocurile funcționale sunt: Unitatea de Calculare a Adresei,N module de memorie S,S...S, Unitatea de Permutare a Datelor. În funcție de formatul de acces F și de locație primului element(punctul de scanare) r, Unitatea de Calculare a Adresei calculează adresa și predă legătura către modulul de memorie adecvat. Unitatea de Permutare a Datelor organizează datele în ordinea corectă, specifică formatului de acces și a punctului de scanare. Spațiul de adrese în cadrul arhitecturilor cu memorie paralelă nu poate fi
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
Blocurile funcționale sunt: Unitatea de Calculare a Adresei,N module de memorie S,S...S, Unitatea de Permutare a Datelor. În funcție de formatul de acces F și de locație primului element(punctul de scanare) r, Unitatea de Calculare a Adresei calculează adresa și predă legătura către modulul de memorie adecvat. Unitatea de Permutare a Datelor organizează datele în ordinea corectă, specifică formatului de acces și a punctului de scanare. Spațiul de adrese în cadrul arhitecturilor cu memorie paralelă nu poate fi asignat în
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
punctul de scanare) r, Unitatea de Calculare a Adresei calculează adresa și predă legătura către modulul de memorie adecvat. Unitatea de Permutare a Datelor organizează datele în ordinea corectă, specifică formatului de acces și a punctului de scanare. Spațiul de adrese în cadrul arhitecturilor cu memorie paralelă nu poate fi asignat în mod arbitrar din moment ce datele trebuie să fie stocate în memorie folosind tipare predefinite numite și formate de acces sau modele (template). Elementele ce constituie datele pentru un anumit format de
Memorie paralelă () [Corola-website/Science/321166_a_322495]
-
în care un impuls de ceas apare înainte de terminarea intervalului minim, „trebuie să apară un nou impuls de ceas înainte ca următoarea operație să poată începe”. Memoriile FPM sunt mai rapide decât memoriile DRAM standard deoarece ele nu necesită transmiterea adreselor de linie și de coloană pentru fiecare acces al memoriei; adresa de linie este suficientă pentru mai multe accesări ale memoriei la locații apropiate. În ciuda numelui („fast”), FPM sunt cele mai lente memorii utilizate în computerele moderne. Ele nu sunt
Memorie DRAM () [Corola-website/Science/321163_a_322492]
-
trebuie să apară un nou impuls de ceas înainte ca următoarea operație să poată începe”. Memoriile FPM sunt mai rapide decât memoriile DRAM standard deoarece ele nu necesită transmiterea adreselor de linie și de coloană pentru fiecare acces al memoriei; adresa de linie este suficientă pentru mai multe accesări ale memoriei la locații apropiate. În ciuda numelui („fast”), FPM sunt cele mai lente memorii utilizate în computerele moderne. Ele nu sunt potrivite pentru funcționarea la frecvențe mai mari de 66 MHz a
Memorie DRAM () [Corola-website/Science/321163_a_322492]