35 matches
-
proprii existente în culturile și folclorul lor. Faptul că textul este compus în limba arameica reprezintă o indicație a folosirii limbii arameice talmudice de către evreii așkenazi învățați în Talmud în acea perioadă. Probabil că a existat chiar o tendință de paralelizare a textului cântecului cu legende din Talmud și cu modul de viață al evreilor în perioada talmudica, deci anterioară secolului al 6-lea al erei creștine. Motivele literare și aspectele simbolice Textul cântecului are forma unei poezii medievale epice bazată
UN IED MIC, NUMAI UN IED („HAD GADYA”) de LUCIAN ZEEV HERŞCOVICI în ediţia nr. 2293 din 11 aprilie 2017 by http://confluente.ro/lucian_zeev_herscovici_1491870006.html [Corola-blog/BlogPost/368864_a_370193]
-
fel de interpretare optimistă a speranței, a ideii mesianice de salvare, de renaștere cu ajutorul Divinității. Unii comentatori au introdus chiar o comparație între „Hâd Gadya” și ideea relației între trup și suflet în mistica iudaica. S-au făcut încercări de paralelizare între povestirea din „Hâd Gadya” și povestirea vieții lui Iosef (Iosif) fiul lui Iacov din Biblia Ebraica. O interpretare recentă, a rabinului Israel Meir Lau, fost Șef-Rabin al Israelului, astăzi Șef-Rabin al orașului Țel Aviv și președinte al Consiliului de
UN IED MIC, NUMAI UN IED („HAD GADYA”) de LUCIAN ZEEV HERŞCOVICI în ediţia nr. 2293 din 11 aprilie 2017 by http://confluente.ro/lucian_zeev_herscovici_1491870006.html [Corola-blog/BlogPost/368864_a_370193]
-
carbonat de calciu și din înmuierea într-o soluție apoasa diluata de acid; se obțin astfel fibre foarte divizate care apoi se albesc în general. Acest procedeu înlocuiește topirea și melițarea. Inul pieptănat. Pieptănarea are ca efect divizarea mănunchiului și paralelizarea fibrelor eliminând materiile străine pe care fibrele încă le mai rețin, precum și eliminarea fibrelor scurte și rupte (câlți de pieptănare). La ieșirea din mașinile de pieptănat, inul se prezintă sub formă de mănunchiuri. Mănunchiurile sunt apoi trecute prin mașină puitoare
EUR-Lex () [Corola-website/Law/166795_a_168124]
-
STEREO 70). 3. Harta cu coordonatele perimetrului de exploatare, în delimitarea propusă, dacă acesta nu a fost instituit (coordonate în sistem STEREO 70). 4. Diagrafiile geofizice, înregistrate în sonde echipate, cu toate operațiunile efectuate și datele obținute în sonde. 5. Paralelizări de diagrafii electrice. 6. Secțiuni geologice longitudinale și transversale prin structura. 7. Reprezentarea izobatica a probelor de producție. 8. Hărți structurale (sc. 1:10.000 - 1:5.000) cu coordonate în sistem STEREO 70. 9. Hărți cu suprafețe de rezerve
EUR-Lex () [Corola-website/Law/117667_a_118996]
-
din scame) și a firelor sintetice Această clasă include: - bobinarea, spălarea și răcirea mătăsii naturale; - cardarea și pieptănarea deșeurilor de matase; - fabricarea firelor tip mătase, fie cu mătase naturală, fie cu fibre artificiale sau sintetice, pentru țesut, tricotat, etc.; - răsucirea, paralelizarea și înmuierea firelor sintetice sau artificiale. 1716 Fabricarea atei de cusut Această clasă include: - fabricarea atei de cusut din orice material textil, inclusiv din amestecuri. Această clasă exclude: - fabricarea firelor pentru tricotat și croșetat, vezi 17.11 la 17.15
EUR-Lex () [Corola-website/Law/146638_a_147967]
-
ecuației se obține formula 6 Dacă îmbunătățirea este utilizată doar pentru o fracțiune formula 7 din operație nu se poate accelera acea operație mai mult de 1/(1 - F) este un model prin care se creează o legătură între accelerarea dorită a paralelizării implementate a unui algoritm relativ la algoritmul serial. Se presupune că mărimea cazului care se rulează rămâne acceași când este paralelizată. Spre exemplu, dacă pentru o problemă dată, o implementare paralelă a algoritmului de rezolvare poate rula 20% din timpul operațiilor
Legea lui Amdahl () [Corola-website/Science/329352_a_330681]
-
tinzând către o limită de Analiza nu ia în calcul apariția potențialelor gâtuiri(restricții) ale sistemului, cum ar fi banda de frecvență a memoriei sau a I/O; adar dacă acestea ar fi luate în calcul, adăugarea de procesoare pentru paralelizare ar avea și mai multe diminuări.
Legea lui Amdahl () [Corola-website/Science/329352_a_330681]
-
Paralelizarea la nivel de instrucțiune este denumirea dată unei suite de metode de proiectare (atât hardware cât și software) pentru majoritatea familiilor de procesoare și compilatoare în scopul măririi vitezei de execuție. Mărirea vitezei de execuție se face prin rularea în
Paralelizare la nivel de instrucțiune () [Corola-website/Science/329344_a_330673]
-
mai multor operații. Încă de la începutul anilor 1970, odată cu avântul sistemelor de calcul, și dezvoltării arhitecturilor de tip microprocesor a apărut o nevoie stringenta pentru a micșora timpul execuție al unui program, prin artificii de arhitectură hardware (arhitecturi orientate către paralelizare) și software (la nivel de compilator). Datorită trecerii de la sisteme de calcul analogice la sisteme de calcul digitale a marilor companii în ce priveste infrastructură IT costul asociat implementării unor funcționalități precum paralelismul la nivel de instrucțiune, paralelismul la nivel
Paralelizare la nivel de instrucțiune () [Corola-website/Science/329344_a_330673]
-
piață la ora actuală. Modul în care trebuie privit un pipeline este asemănător cu o linie de asamblare pentru autovehicule, procesul fiind secvențial. Un ciclu instrucțiune este alcătuit din cinci etape: Majoritatea procesoarelor disponibile la ora actuală se folosesc de paralelizare la un nivel sau altul, iar în acest sens proiectanții de microprocesoare au creat diverse procedee și arhitecturi pentru a exploata conceptul de paralelizare și anume: Un procesor superscalar aduce din memorie mai multe instrucțiuni simultan, putând anticipa salturile condiționate
Paralelizare la nivel de instrucțiune () [Corola-website/Science/329344_a_330673]
-
ciclu instrucțiune este alcătuit din cinci etape: Majoritatea procesoarelor disponibile la ora actuală se folosesc de paralelizare la un nivel sau altul, iar în acest sens proiectanții de microprocesoare au creat diverse procedee și arhitecturi pentru a exploata conceptul de paralelizare și anume: Un procesor superscalar aduce din memorie mai multe instrucțiuni simultan, putând anticipa salturile condiționate și astfel să nu întâmpine întreruperi la nivel de flux de instrucțiuni. Acest lucru este posibil prin folosirea de memorie rapidă de mici dimensiuni
Paralelizare la nivel de instrucțiune () [Corola-website/Science/329344_a_330673]
-
de inserție în aceasta structura de date poate fi făcută cu o complexitate de formula 10, cazul des întâlnit și formula 11 cazul cel mai rău. Dacă ordinea inserțiilor este aleatoare, arborele este aproape balansat și probabilitatea cazului cel mai rău scade. Paralelizarea procesului de triangulație Delaunay nu este ușoară deoarece fiecare punct poate influenta drastic toată structura. Presupunem o arhitectura cu mai multe procesoare și o memorie partajată. Calculele vor fi partiționate între mai multe thread-uri. Un thread va funcționa de obicei
Triangulația Delaunay paralelă () [Corola-website/Science/326511_a_327840]
-
superscalare pot beneficia cu succes de acest tip de paralelism. "Basic Block (bloc de bază)". Grupuri mici de instrucțiuni prezente pe o ramură de execuție poartă numele de blocuri de bază. Arhitecturile tradiționale nu permit exploatarea acestei abordări în sensul paralelizării într-un mod distinct față de ILP (instruction level parallelism). În esență, paralelizarea basic block permite aplicarea ILP la nivelul câtorva blocuri uzuale în mod simultan, îmbunătățind în mod substanțial potențialul arhitecturilor superscalare. "Loop Iterations (iteratii in bucla)". Fiecare iterație a
Chip multiprocessor () [Corola-website/Science/329357_a_330686]
-
bloc de bază)". Grupuri mici de instrucțiuni prezente pe o ramură de execuție poartă numele de blocuri de bază. Arhitecturile tradiționale nu permit exploatarea acestei abordări în sensul paralelizării într-un mod distinct față de ILP (instruction level parallelism). În esență, paralelizarea basic block permite aplicarea ILP la nivelul câtorva blocuri uzuale în mod simultan, îmbunătățind în mod substanțial potențialul arhitecturilor superscalare. "Loop Iterations (iteratii in bucla)". Fiecare iterație a unei bucle utilizează date independente, și astfel devine un element independent al
Chip multiprocessor () [Corola-website/Science/329357_a_330686]
-
permite aplicarea ILP la nivelul câtorva blocuri uzuale în mod simultan, îmbunătățind în mod substanțial potențialul arhitecturilor superscalare. "Loop Iterations (iteratii in bucla)". Fiecare iterație a unei bucle utilizează date independente, și astfel devine un element independent al procesului de paralelizare. În cadrul sistemelor convenționale, singura cale pentru a beneficia de avantajele acestui tip de paralelism este utilizarea unui procesor superscalar cu un set de instrucțiuni suficient de mare pentru a determina paralelismul între instrucțiuni independente în multiple iterații din cadrul buclelor în
Chip multiprocessor () [Corola-website/Science/329357_a_330686]
-
procesele sistemului de operare, toate aplicațiile au propriul lor spațiu separat de adrese virtuale. Exploatarea paralelismului la acest nivel este precum exploatarea paralelismului la nivel de task, cu excepția faptului că granularitatea este mai mare. Apariția CMP schimbă spectrul tehnicilor de paralelizare. Spre deosebire de convenționalele uniprocesoare, chip-urile multicore pot utiliza TLP, și, prin urmare, pot profita de thead-uri pentru utilizarea paralelismului. În plus, datorită latențelor de comunicare mici dintre unitățile core ale procesorului, și datorită abilităților de încorporare a unor noi facilități
Chip multiprocessor () [Corola-website/Science/329357_a_330686]
-
pași presupun: Una dintre cele mai importante trăsături ale unui algoritm paralel este divizarea problemei în subprobleme care pot fi distribuite pe mai multe taskuri. Pentru proiectarea unui algoritm paralel se pot considera o serie de abordări. Prima ar fi paralelizarea unui algoritm secvențial deja existent. Pentru aceasta va trebui să se determine paralelismul care apare în mod natural în cadrul unui algoritm secvențial . Uneori, se preferă găsirea unei soluții diferite de cea oferită de algoritmul secvențial ceea ce presupune o regândire a
Algoritmi de calcul paralel () [Corola-website/Science/322791_a_324120]
-
Prin paralelizarea unui program secvențial se urmărește în primul rând obținerea unui timpde execuție cât mai mic comparativ cu timpul secvențial de execuție. Cel mai important criteriu luat în considerare atunci când se dorește evaluarea performanțelor unui program paralel este accelerarea paralelă sau
Legea lui Amdahl si Gustafson () [Corola-website/Science/330094_a_331423]
-
tinzând către o limită de Analiza nu ia în calcul apariția potențialelor gâtuiri(restricții) ale sistemului, cum ar fi bandă de frecvență a memoriei sau a I/O; adar dacă acestea ar fi luate în calcul, adăugarea de procesoare pentru paralelizare ar avea și mai multe diminuări. Legea lui Amdahl ne oferă o perspectivă asupra performanțelor câștigate prin îmbunătățirea unei porțiuni dintr-o mașină de calcul. Legea lui Amdahl și legea lui Gustafson sunt de fapt puncte de vedere diferite asupra
Legea lui Amdahl si Gustafson () [Corola-website/Science/330094_a_331423]
-
cuprinde subdivizarea problemei de rezolvat, conceperea și implementarea programelor parțiale corespunzătoare, precum și acordarea între ele a acestor programe parțiale, pentru a beneficia de avantajele sistemelor de calcul paralel. Ea de asemenea se referă și la aplicarea metodelor de programare paralelă (paralelizare) la programele inițial seriale. Programarea în calcul paralel se axează pe partiționarea întregii probleme de rezolvat în sarcini separate ("tasks" ), alocarea sarcinilor procesoarelor disponibile și sincronizarea lor pentru a obține rezultate concludente. Acest tip de programare se poate aplica numai
Calcul paralel () [Corola-website/Science/303792_a_305121]
-
să aleagă un model potrivit de programare paralelă sau o formă de îmbinare a unor modele adecvate. Implementarea modelelor paralele poate avea loc pe mai multe căi: prin punerea la dispoziție a unor biblioteci de programe specializate, prin extensii de paralelizare ale limbajul de programare ales, sau uneori prin reprogramare totală. Modelul paralel depinde în bună măsură și de caracteristica memoriei accesate de procesoare: partajată, distribuită sau mixtă. De obicei modelele de programare paralelă sunt apreciate după claritate și simplitate, dar
Calcul paralel () [Corola-website/Science/303792_a_305121]
-
prezintă particularități față de SAD ( Sistem de achiziție de date ) secvențiale, și sunt specifice procesului și valorilor de mediu pe care dorim să le achiziționăm. Restul componentelor însă pot fi multiple la fiecare nivel, în funcție de până la ce nivel se dorește efectuarea paralelizării. Cu cât este necesară o paralelizare la un nivel mai înalt cu atât costul crește deoarece implică adăugarea de componente fizice. La nivelul conversiei analog-numerice, se poate folosi un singur ADC cu multiple canale multiplexate sau se pot folosi multiple
Achiziție paralelă () [Corola-website/Science/322587_a_323916]
-
achiziție de date ) secvențiale, și sunt specifice procesului și valorilor de mediu pe care dorim să le achiziționăm. Restul componentelor însă pot fi multiple la fiecare nivel, în funcție de până la ce nivel se dorește efectuarea paralelizării. Cu cât este necesară o paralelizare la un nivel mai înalt cu atât costul crește deoarece implică adăugarea de componente fizice. La nivelul conversiei analog-numerice, se poate folosi un singur ADC cu multiple canale multiplexate sau se pot folosi multiple ADC-uri. Din punct de vedere
Achiziție paralelă () [Corola-website/Science/322587_a_323916]
-
Amdahl, ci mai degrabă în rezolvarea problemei cele mai mari într-un timp rezonabil. În cazul în care partea non-parallelizabila a remediat problemă, sau crește foarte încet cu dimensiunea problemei, atunci procesoare suplimentare pot crește dimensiunea problemei fără limită. Prin paralelizarea unui program secvențial se urmărește în primul rând obținerea unui timp de execuție cât mai mic comparativ cu timpul secvențial de execuție. Cel mai important criteriu luat în considerare atunci când se dorește evaluarea performanțelor unui program paralel este accelerarea paralelă
Legea lui Gustafson () [Corola-website/Science/330102_a_331431]
-
dubleze. Dar algoritmii paraleli prezintă o accelerare liniară pentru un număr mic de procesoare și apoi creșterea vitezei se saturează. definește diferit creșterea vitezei (S) față de legea lui Amdahl. Gustafson susține că odată cu creșterea numărului de procesoare, accelerarea obținută prin paralelizare crește, căci paralelismul crește odată cu dimensiunea datelor. Creșterea vitezei va fi proporțională cu numărul de procesoare și cu (1 - α) unde Legea lui Amdahl presupune o dimensiune fixă a problemei și faptul că mărimea părții secvențiale este independentă de numărul
Legea lui Gustafson () [Corola-website/Science/330102_a_331431]